Publicações

Em Destaque:

Artigo publicado no International Journal of Computer Architecture Education (IJCAE) apresenta um relato dos resultados obtidos em 10 anos de projeto BIP.

VIEIRA, P. V.; RAABE, A. L. A. ; ZEFERINO, C. A. Projeto BIP: Impactos de 10 Anos de Uso de Uma Proposta Interdisciplinar de Ensino de Computação. International Journal of Computer Architecture Education, v. 5, p. 32-37, 2016. (Download)

Capítulo de Livro

ZEFERINO, Cesar Albenes; RAABE, André Luis Alice; VIEIRA, Paulo Viniccius; PEREIRA, Maicon Carlos. Um Enfoque Interdisciplinar no Ensino de Arquitetura de Computadores. In: MARTINS, Carlos Augusto Paiva da Silva; NAVAUX, Philippe Olivier Alexandre; AZEVEDO, Rodolfo Jardim de; KOFUJI, Sérgio Takeo (Org.). Arquitetura de Computadores: educação, ensino e aprendizado. 1ed. Porto Alegre: Sociedade Brasileira de Computação (SBC), 2012, p. 165-193.
(Download)

Artigos em Periódicos

VIEIRA, P. V.; RAABE, A. L. A. ; ZEFERINO, C. A. Projeto BIP: Impactos de 10 Anos de Uso de Uma Proposta Interdisciplinar de Ensino de Computação. International Journal of Computer Architecture Education, v. 5, p. 32-37, 2016.
(Download)

VIEIRA, Paulo Viniccius; ZEFERINO, Cesar Albenes; RAABE, André Luis Alice. Avaliação Empírica da Proposta Interdisciplinar de Uso dos Processadores BIP. Revista Brasileira de Informática na Educação, v. 23, n. 2, p. 99-110, 2015.
(Download)

OLIVEIRA JUNIOR, N. P. ; RAABE, André Luis Alice ; ZEFERINO, Cesar Albenes . Implementando Suporte a Novas Linguagens de Programação e outros Idiomas no Ambiente de Desenvolvimento Integrado Bipide. International Journal of Computer Architecture Education, v. 3, p. 5-8, 2014.
(Download)

VIEIRA, Paulo Viniccius; RECH, Paulo Roberto Machado; MENSCH, Roney C.; ZEFERINO, Cesar Albenes; RAABE, André Luis Alice. Estendendo a Arquitetura dos Processadores BIP para Ampliar o Seu Potencial de Uso em Disciplinas de Introdução a Programação. International Journal of Computer Architecture Education (IJCAE), v. 1, 2012.
(Download)

VIEIRA, Paulo Viniccius; RAABE, André Luis Alice; ZEFERINO, Cesar Albenes. Bipide: ambiente de desenvolvimento integrado para a arquitetura dos processadores BIP. Revista Brasileira de Informática na Educação, v. 18, p. 32-43, 2010.
(Download)

MORANDI, Diana; PEREIRA, Maicon Carlos; RAABE, André Luis Alice; ZEFERINO, Cesar Albenes. Um processador básico para o ensino de conceitos de arquitetura e organização de computadores. Hífen (Uruguaiana), v. 30, p. 73-80, 2006.
(Download)

Artigos em Anais de Eventos

VIEIRA, Paulo Viniccius; ZEFERINO, Cesar Albenes; RAABE, André Luis Alice. Aplicação de Grupo Focal para Avaliação da Utilização de uma Família de Processadores Simplificados em uma Disciplina de Compiladores. In: COMPUTER ON THE BEACH, 2016, Florianópolis. Anais do Computer on the Beach. Florianópolis: 2016. p. 232-241.
(Download)

VIEL, Felipe ; RAABE, André Luis Alice ; ZEFERINO, Cesar Albenes . Introdução à programação e à implementação de processadores por estudantes do Ensino Médio. In: WORKSHOP DE INFORMÁTICA NA ESCOLA (WIE), 20., 2014, Dourados. Anais do 3o Congresso Brasileiro de Informática na Educação. Porto Alegre: SBC, 2014. p. 1-10.
(Download)

GONCALVES, Hendrig Wernner Maus Santana ; BORTOLUZZI, Fabrício ; ZEFERINO, Cesar Albenes . Desenvolvimento de um sistema operacional de tempo real para um microcontrolador básico. In: SIMPÓSIO BRASILEIRO DE ENGENHARIA DE SISTEMAS COMPUTACIONAIS (SBESC 2013), 3., 2013, Niterói. Proceedings…. Niterói: UFF, 2013. p. 1-6.
(Download)

PEREIRA, Maicon Carlos; VIEIRA, Paulo Viniccius; RAABE, André Luis Alice; ZEFERINO, Cesar Albenes. A basic processor for teaching digital circuits and systems with FPGA. In: SOUTHERN PROGRAMMABLE LOGIC CONFERENCE (SPL 2012), 8., 2012, Bento Gonçalves. Proceedings. Bento Gonçalves: UFPEL, 2012. p. 189-194.
(Download)

VIEIRA, Paulo Viniccius; RAABE, André Luís Alice. Delineamento Quase-Experimental para Avaliação de uma Abordagem Interdisciplinar no Ensino de Computação. In: Computer on the Beach, 2012, Florianópolis. Anais do Computer on the Beach, 2012. v. 1. p. 169-171.
(Download)

RECH, Paulo Roberto Machado; VIEIRA, Paulo Viniccius; ZEFERINO, Cesar Albenes; RAABE, André Luis Alice. BIP IV: especificação e suporte na ferramenta Bipide. In: Workshop sobre Educação em Arquitetura de Computadores (WEAC 2011), 2011, Vitória. Proceedings of the 23rd International Symposium on Computer Architecture and High Performance Computing, 2011.
(Download)

VIEIRA, Paulo Viniccius; RECH, Paulo Roberto Machado; RAABE, André Luis Alice; ZEFERINO, Cesar Albenes. BIP IV: Ampliando o potencial pedagógico da ferramenta Bipide. In: SIMPÓSIO BRASILEIRO DE INFORMÁTICA NA EDUCAÇÃO, 2011, Aracajú. Proceedings… S.l.: s.n., 2011. p. 841-843.
(Download)

VIEIRA, Paulo Viniccius; RAABE, André Luís Alice; ZEFERINO, Cesar Albenes . Bipide: Ambiente de Desenvolvimento Integrado para Utilização dos Processadores BIP no Ensino de Programação. In: XX Simpósio Brasileiro de Informática na Educação, 2009, Florianópolis. Anais do XX Simpósio Brasileiro de Informática na Educação, 2009. v. 1.
(Download)

PEREIRA, Maicon Carlos; ZEFERINO, Cesar Albenes. Architectural specification of a microcontroller by using ArchC. In: SOUTH SYMPOSIUM ON MICROELECTRONICS 2008, Bento Gonçalves. Proceedings. Porto Alegre: SBC, 2008. p. 99-103.
(Download)

PEREIRA, Maicon Carlos; ZEFERINO, Cesar Albenes. Implementation of a Basic Microcontroller for Teaching Embedded Systems Design. Gramado: 8th Microeletronics Students Forum, 2008. (Poster).
(Download)

PEREIRA, Maicon Carlos; ZEFERINO, Cesar Albenes. uBIP: a simplified microcontroller architecture for education in embedded systems design. In: IP BASED ELECTRONIC SYSTEM CONFERENCE & EXHIBITION – IP 08, 2008, Grenoble. Proceedings…. Grenoble: Design and Reuse, 2008. p. 193-197.
(Download)

MORANDI, Diana; RAABE, André Luis Alice; ZEFERINO, Cesar Albenes. Processadores para Ensino de Conceitos Básicos de Arquitetura de Computadores. In: Workshop de Educação em Arquitetura de Computadores – WEAC, 2006, Ouro Preto. 18th International Symposium on Computer Architecture and High Performance Computing – Workshops. Porto Alegre: SBC, 2006. p. 17-24.
(Download)

Monografias (TCC)

Anderson Vulczak. Modelo sintetizável do uBIP com interface para configuração da memória de programa. 2015. Trabalho de Conclusão de Curso. (Graduação em Ciência da Computação) – Universidade do Vale do Itajaí. Orientador: Cesar Albenes Zeferino.
Em breve

Hendrig Wernner Maus Santana Gonçalves. Análise e portabilidade de um sistema operacional de tempo real para o uBip. 2013. Trabalho de Conclusão de Curso. (Graduação em Ciência da Computação) – Universidade do Vale do Itajaí. Orientador: Fabricio Bortoluzzi.
(Download)

Nereu Pires de Oliveira Junior. Criação de um compilador da linguagem C para a arquitetura dos processadores BIP. 2013. Trabalho de Conclusão de Curso. (Graduação em Ciência da Computação) – Universidade do Vale do Itajaí. Orientador: André Luís Alice Raabe.
(Download)

Paula Mannes. Integração do Portugol Core com o Bipide. 2013. Trabalho de Conclusão de Curso. (Graduação em Ciência da Computação) – Universidade do Vale do Itajaí. Orientador: André Luís Alice Raabe.
(Download)

Paulo Roberto Machado Rech. BIP IV: Especificação e Suporte na IDE Bipide. 2011. Trabalho de Conclusão de Curso. (Graduação em Ciência da Computação) – Universidade do Vale do Itajaí. Orientador: André Luís Alice Raabe.
(Download)

Diogo Felipe de Melo Santiago. uBIP: Adição de Protocolos de Comunicação em Microcontrolador Básico. 2009. Trabalho de Conclusão de Curso. (Graduação em Ciência da Computação) – Universidade do Vale do Itajaí. Orientador: Cesar Albenes Zeferino.
(Download)

Paulo Viniccius Vieira. Bipide: Ambiente de Desenvolvimento Integrado para Utilização dos Processadores BIP no Ensino de Programação. 2009. Trabalho de Conclusão de Curso. (Graduação em Ciência da Computação) – Universidade do Vale do Itajaí. Orientador: André Luís Alice Raabe.
(Download)

Maicon Carlos Pereira. BIP: Microcontrolador Básico para o Ensino de Sistemas Embarcados. 2008. Trabalho de Conclusão de Curso. (Graduação em Ciência da Computação) – Universidade do Vale do Itajaí. Orientador: Cesar Albenes Zeferino.
(Download)

Dissertações

Paulo Viniccius Vieira. Avaliação Empírica da proposta interdisciplinar de uso dos processadores BIP. 2013. Dissertação de Mestrado. (Mestrado em Computação Aplicada) – Universidade do Vale do Itajaí. Orientador: André Luís Alice Raabe.
(Download)

place

Projeto BIP

O Projeto BIP busca contribuir para o ensino de conceitos sobre programação e funcionamento de sistemas computacionais por meio de um modelo simplificado de processador especificado segundo uma abordagem multidisciplinar e focado na facilitação do aprendizado pelos estudantes.

Contato

E-Mail: contato@bipide.com.br

© 2013 Bipide – Ambiente de Desenvolvimento Integrado para os Processadores BIP